в режиме PLL нужен выход клока 45/49 или 22/24 лучше бы на том же пине
и частоты дискретизации соответственно до 384/352 и до 192/176 в режиме PCM
Большей части устройств I2S out нужен бит клок LR клок дата.
Мастер клок разбитый по сетке требуется для i2s In
(памятка по сокращениям I2S bus всем будет полезна :
Битовая синхронизация(bit) : BICK, CK, BCLK, BCK, SCK.
Кадровая синхронизация (L/R) : WS, LRCK, FSYNC, WSEL, LCK.
данные (out) : DATA, SDATA, SD, SDOUT, SDTO.
данные (in) : DATA, SDATA, SD, SDIN.
master clock : MCLK, MCK, SCK.